M5(金山)是一款集成了增強型8051MCU和高性能FPGA的智能型器件。它采用全新的Tile架構(gòu),使得FPGA的硬件性能大幅提升。M5基于單芯片的可配置應用平臺(CAP),能夠提供靈活的FPGA和低成本高性能的微處理器,以助力設(shè)計開發(fā)者加快開發(fā)進程。
實現(xiàn)硬核8051和FPGA的完美結(jié)合,操作靈活,項目移植與可擴展性好
采用全新的高性能Tile架構(gòu),提高系統(tǒng)性能與資源利用率
SRAM高達128KB,可滿足所有8051應用需求
高系統(tǒng)性價比
|
器件型號 |
M5C06N0 |
M5C06N3 | ||||||
|
FPGA |
可編程邏輯塊(PLB) |
查找表(LUT) |
6144 |
6144 | ||||
| 寄存器(Register) |
4096 |
4096 | ||||||
|
嵌入式存儲模塊 (EMB)
|
4.5Kb |
32 |
32 | |||||
| 9Kb |
- |
- | ||||||
| 最大存儲 |
144Kb |
144Kb | ||||||
|
DSP |
16 |
16 | ||||||
|
PLL |
2 |
2 | ||||||
|
MCU (8051)
|
SRAM |
128KB |
128KB | |||||
|
PSRAM |
- |
- | ||||||
| 看門狗 |
1 |
1 | ||||||
| 16位計數(shù)器 |
3 |
3 | ||||||
|
USART |
2 |
2 | ||||||
|
I2C |
1 |
1 | ||||||
| SPI |
1 |
1 | ||||||
| Flash閃存 |
- |
4Mbit | ||||||
| 速度 | 7 | 7 | ||||||
|
封裝(單: mm) |
最大用戶I/O |
|||||||
| LQFP144 (20x20x1.4, 0.5 pitch) | 100 | 100 | ||||||
| FBGA256 (17x17x1.0, 1.0 pitch) | - | 186 | ||||||
| LQFP100 (14x14x1.0, 0.5 pitch) | - | 69 | ||||||
| QFN68 (8X8x0.85, 0.4 pitch) | - | 46 | ||||||
| 標題 | 版本 | 發(fā)布日期 | 文件格式 |
| HME-M5 系列 FPGA 數(shù)據(jù)手冊 | V_2.2 | 2023-12-06 | |
| HME-M5 Family FPGA_Data Sheet | V_1.2 | 2023-12-06 | |
| HME-M5_pinlist | 2022-04-28 | Excel | |
| HME-M5 Family_PS Programming_User Guide | 2018-10-28 | ||
| HME-M5 Family_MSS_8051_Subsystem User Guide | V_1.4 | 2018-10-28 | |
| HME-M5 Family_JTAG_Programming_User Guide | V_2.0 | 2018-10-28 | |
| MSS 8051_Subsystem_User Guide | 2018-10-06 |




微信掃碼